#### **MEMORIAS Y BUSES**

Las memorias son dispositivos de almacenamiento de información, en la cual los bits se graban en celdas.

ESTRUCTURA. (Ejemplo de una memoria de 8 x 8)

| •    |             | •  |    |   |
|------|-------------|----|----|---|
| Ilir | $\alpha cc$ | 10 | nn | c |
| Dir  | てしし         | ıU |    | 3 |

Información - Datos

| $A_2$ | $A_1$ | A | $D_7$ | $\overline{\mathbf{D_6}}$ | $D_5$ | $D_4$ | $D_3$ | $D_2$ | $\mathbf{D_1}$ | $D_0$ |
|-------|-------|---|-------|---------------------------|-------|-------|-------|-------|----------------|-------|
| 0     | 0     | 0 |       |                           | ]     | Palak | ora   | 0     |                |       |
| 0     | 0     | 1 |       |                           | ]     | Palal | ora   | 1     |                |       |
| 0     | 1     | 0 |       |                           | ]     | Palak | ora   | 2     |                |       |
| 0     | 1     | 1 |       |                           | ]     | Palak | ora   | 3     |                |       |
| 1     | 0     | 0 |       |                           | ]     | Palak | ora   | 4     |                |       |
| 1     | 0     | 1 |       |                           | ]     | Palak | ora   | 5     |                |       |
| 1     | 1     | 0 |       |                           | ]     | Palab | ora   | 6     |                |       |
| 1     | 1     | 1 |       |                           | ]     | Palak | ora   | 7     |                |       |

Cada palabra es de 8 bits

La capacidad de la memoria es de:

 $8 \times 8 = 64 \text{ bits}$ 

A cada dirección le corresponde una palabra

(información, datos, instrucciones,...)

TIPOS DE MEMORIA: Existen dos tipos de memoria

- •RAM, memorias de lectura y escritura (volátiles si Vcc = 0V se pierde el dato)
- •ROM, memorias de lectura solamente (no volátiles)

#### **MEMORIA RAM**

#### RAM ESTATICA – SRAM

- -Celdas de memoria son FF, por lo que el dato permanence indefinidamente siempre que este alimentada.
- -Potencia disipada > DRAM
- -Capacidad (densidad) : Celdas por mm<sup>2</sup>
- -Costo por celda
- -Velocidad (Tiempo de acceso)

#### RAM DINAMICA – DRAM

- -Celdas de memoria son capacitores, por lo que el dato se pierde gradualmente, por lo tanto es necesario refrescar permanentemente el mismo cada 2, 4 o 8 mseg.
- -Potencia disipada: menor SRAM (6 veces)
- -Capacidad: 4 veces la SRAM
- -Costo: menor que SRAM (5 veces)
- -Velocidad: menor que SRAM

#### CELDA DE MEMORIA DE UNA DRAM



### Operación de escritura

- -SW1 y SW2 cerradas
- -SW3 y SW4 abiertas
  Posteriormente se abren SW1 y SW2,
  con lo que el capacitor queda
  desconectado del circuito

### **Operación de lectura**

- -SW2, SW3 y SW4 cerradas
- -SW1 abierta

### MEMORIA RAM / ROM / PROM / EPROM / EEPROM

De este modo se conecta el voltaje que hay en el capacitor al amplificador el cual compara esa tensión con una referencia y coloca a la salida un *cero* o un *uno*, produciendo una salida de cero volts o de 5 volts.

Esta salida de datos también esta conectada al capacitor y asi se regenera el voltaje del capacitor cargándolo o descargándolo según sea el caso. En otras palabras, el bit de datos de una celda se regenera cada vez que es leido.-

#### **MEMORIA ROM**

**ROM:** La programa el fabricante

**PROM:** ROM programable por el usuario, se programa una sola vez

EPROM: ROM programable y borrable (con luz UV) por el usuario –

En el proceso de borrado se borran todas las celdas

Chips comerciales 27C64: 8K x 8; 27C512: 64K x 8

### EEPROM ROM programable y borrable (eléctricamente) por el

**usuario** – Se pueden borrar y rescribir bytes individualmente. Durante una operación de escritura la circuiteria interna borra las celdas de esa dirección antes de escribir los nuevos datos – Tiene menos capacidad (bits/mm²) que una EPROM, por lo tanto es mas cara.

#### **MEMORIA FLASH**

**FLASH** (Memoria instantánea)

Este tipo de memoria supera las desventajas de la EEPROM respecto de la EPROM (capacidad y costo)

Se denominan FLASH debido a sus tiempos rapidos de borrado y escritura. La mayoria de estos chips usan una operación de borrado masivo. Las memorias tipo FLASH mas modernas ofrecen un modo de borrado por sector

Tiempo de escritura memoria FLASH: 10 μseg Tiempo de escritura memoria EEPROM: 5 mseg

En el siguiente esquema Mostramos un cuadro comparativo



### **MEMRISTOR**

En teoría de <u>circuitos eléctricos</u>, el memristor es un <u>elemento de circuito pasivo</u>. Ha sido descrito como el cuarto elemento de los circuitos pasivos, Junto con los tres mejor conocidos: el <u>condensador</u>, la <u>resistencia</u> y el <u>inductor</u>. El nombre es una palabra compuesta de *memory resistor* (resistencia-memoria).

Un memristor efectivamente almacena información porque el nivel de su resistencia eléctrica cambia cuando es aplicada la <u>corriente</u>. Donde una resistencia típica proporciona un nivel estable de resistencia, un memristor puede tener un alto nivel de resistencia que puede ser interpretado en una computadora en términos de datos como un "1", y un bajo nivel que puede ser interpretado como un "0". Así, controlando la corriente, los datos pueden ser guardados y reescritos. En un sentido, un memristor es una <u>resistencia variable</u> que, con su resistencia, refleja su propia historia.

El memristor fue predicho y descrito en 1971 por <u>Leon Chua</u>, de la <u>Universidad de</u> <u>California</u>, <u>Berkeley</u>,

El interés en el memristor revivió en 2007 cuando Stanley Williams de <u>Hewlett Packard</u> informó de una versión experimental de <u>estado sólido</u>. No se pudo construir un dispositivo de estado sólido hasta que lo hizo posible el comportamiento inusual de los materiales de nanoescala. HP ha hecho un prototipo de una memoria <u>crossbar latch</u> usando dispositivos en donde pueden caber 100 <u>gigabits</u> en un centímetro cuadrado. Por comparación, las <u>memorias</u> flash de más alta densidad almacenan 16 Gbit en la misma área.

## **CARACTERÍSTICAS**

| Tipo   | Fabricante | Designacion  | Capacidad    | Tecnolo<br>gia | t <sub>acc</sub> | Icc  | Iccs  | Vcc |
|--------|------------|--------------|--------------|----------------|------------------|------|-------|-----|
| ROM    | NEC        | μPD23C6400   | 8Mx8= 64Mbit | CMOS           | 100ns            | 40mA | 30μΑ  | 3V  |
| FLASH  | NEC        | μPD29F032202 | 4Mx8= 32Mbit | CMOS           | 85ns             | 6mA  | 5μΑ   | 3V  |
| FLASH  | CATALYST   | CAT28F020    | 256Kx8=2Mbit | CMOS           | 90ns             | 30mA | 100μΑ | 5V  |
| SRAM   | NEC        | μΡD442000A   | 256Kx8=2Mbit | CMOS           | 55ns             | 30mA | 1μΑ   | 3V  |
| SRAM   | SAMSUNG    | KGT0808CID   | 32KX8=256K   | CMOS           | 30ns             | 5mA  | 30μΑ  | 5V  |
| EEPROM | CATALYST   | CATLV256     | 32Kx8=256Kb  | CMOS           | 200ns            | 15mA | 150μΑ | 3V  |

# ICCs: Corriente de Standby

### MEMORIA ROM -DIAGRAMA DE LECTURA



Operación de lectura ROM

**MEMORIA - ALU** 

### Contenido de una fila de la Memoria

| b7 | b6 | b5 | b4 | b3 | b2 | b1 | b0 | A3 |
|----|----|----|----|----|----|----|----|----|
| 1  | 0  | 1  | 0  | 0  | 0  | 1  | 1  |    |

# Organización de una memoria de 16x8

|        | Direccion |    |    | Contenido |    |    |    |    |    |    |    |    |       |
|--------|-----------|----|----|-----------|----|----|----|----|----|----|----|----|-------|
| '      | A3        | A2 | A1 | A0        | Ъ7 | Ъ6 | Ъ5 | Ъ4 | Ъ3 | ъ2 | b1 | Ъ0 |       |
| 4.0    | 0         | 0  | 0  | 0         | 1  | 1  | 1  | 0  | 0  | 0  | 0  | 1  |       |
| A0 —   | 0         | 0  | 0  | 1         | 0  | 0  | 0  | 0  | 1  | 1  | 1  | 0  | —— b0 |
|        | 0         | 0  | 1  | 0         | 1  | 0  | 0  | 0  | 1  | 1  | 1  | 1  |       |
| A1 ——— | 0         | 0  | 1  | 1         | 0  | 1  | 1  | 1  | 1  | 1  | 1  | 0  | —— b1 |
|        | 0         | 1  | 0  | 0         |    |    |    | X  |    |    |    |    |       |
| A2 ——— | 0         | 1  | 0  | 1         |    |    |    | X  |    |    |    |    | —— b2 |
|        | 0         | 1  | 1  | 0         |    |    |    | X  |    |    |    |    | _     |
| A3 ——  | 0         | 1  | 1  | 1         |    |    |    | X  |    |    |    |    | — ьз  |
|        | 1         | 0  | 0  | 0         |    |    |    | X  |    |    |    |    |       |
|        | 1         | 0  | 0  | 1         |    |    |    | X  |    |    |    |    | b4    |
|        | 1         | 0  | 1  | 0         |    |    |    | X  |    |    |    |    |       |
| R/W    | 1         | 0  | 1  | 1         |    |    |    | X  |    |    |    |    | —— b5 |
|        | 1         | 1  | 0  | 0         |    |    |    | X  |    |    |    |    |       |
| E      | 1         | 1  | 0  | 1         |    |    |    | X  |    |    |    |    | — b6  |
|        | 1         | 1  | 1  | 0         |    |    |    | X  |    |    |    |    |       |
|        | 1         | 1  | 1  | 1         | 1  | 1  | 1  | 0  | 0  | 0  | 0  | 0  | —— b7 |

E : Entrada de habilitacion

R/W : Control de lectura / escritura

# ALU



| SELECCION      | FUNCION LOGICA                          |  |  |  |  |
|----------------|-----------------------------------------|--|--|--|--|
| $S_3S_2S_1S_0$ |                                         |  |  |  |  |
| 0 0 0 0        | F = /A NOT A                            |  |  |  |  |
| 0 0 0 1        | F = /(A+B) NOR                          |  |  |  |  |
| 0 0 1 0        | $\mathbf{F} = /\mathbf{A}.\mathbf{B}$   |  |  |  |  |
| 0 0 1 1        | $\mathbf{F} = 0$                        |  |  |  |  |
| 0 1 0 0        | F = /(A.B) NAND                         |  |  |  |  |
| 0 1 0 1        | $\mathbf{F} = /\mathbf{B}$              |  |  |  |  |
| 0 1 1 0        | F = A * B EXCLUSIVA                     |  |  |  |  |
| 0 1 1 1        | $\mathbf{F} = \mathbf{A./B}$            |  |  |  |  |
| 1 0 0 0        | $\mathbf{F} = /\mathbf{A} + \mathbf{B}$ |  |  |  |  |
| 1 0 0 1        | F = /(A*B) Exc. Neg                     |  |  |  |  |
| 1 0 1 0        | F = B                                   |  |  |  |  |
| 1 0 1 1        | $\mathbf{F} = \mathbf{A.B}$             |  |  |  |  |
| 1 1 0 0        | F =1                                    |  |  |  |  |
| 1 1 0 1        | $\mathbf{F} = \mathbf{A} + /\mathbf{B}$ |  |  |  |  |
| 1 1 1 0        | $\mathbf{F} = \mathbf{A} + \mathbf{B}$  |  |  |  |  |
| 1 1 1 1        | F = A                                   |  |  |  |  |

### **APLICACIONES ALU/MEMORIA**

Supongamos que deseamos realizar en forma secuencial una serie de operaciones (PROGRAMA) lógicas, como ser:

1 – A \* B Exclusiva

2 – A.B AND

3- /A + B NOT A OR B

4-/A+B) NOR

**5 – OTRA OPERACION** 



El contador inicia en 0000, por lo que el primer dato que saca es el 0110 que corresponde a la funcion A exclusiva B y asi sucesivamente. Cuando el contador esta en el estado 0100 se ejecuta otra operación que forma parte del programa

# **BUS UNIDIRECCIONAL**



### CI74LS373



### TABLA DE VERDAD

| OE | LE | D | SALIDA |
|----|----|---|--------|
| 1  | 0  | Х | Z      |
| 0  | 0  | Х | Qt     |
| 0  | 1  | L | L      |
| 0  | 1  | Н | Н      |

# **BUS BIDIRECCIONAL**





| co | NT ROL | INPUT /OUTPUT |       |  |  |  |
|----|--------|---------------|-------|--|--|--|
| CE | S IR   | Αi            | Bi    |  |  |  |
| 0  | 0      | A = B         | INPUT |  |  |  |
| 0  | 1      | INPUT         | B = A |  |  |  |
| 1  | Х      | (Z)           | (Z)   |  |  |  |

# **EJEMPLO**

